

# Tópicos • Estrutura da CPU • Registradores • Ciclo de Instruções • Fluxo de Dados

## O O O O O Arquitetura de Microprocessadores O Virtualmente quase todos os computadores contemporâneos são baseados na Arquitetura de Von Neumman e são baseados em 3 conceitos: O S dados e as instruções são armazenados numa memória de leitura/escrita O C conteúdo desta memória é endereçado por localização sem preocupação com o tipo de dados A execução ocorre de uma forma sequencial (a não ser que explicitamente modificada) de uma instrução para outra A CPU é quem vai exercer o controle entre os vários registradores da memória e alculular as operações tendo em conta os vários sinais de controle

Organização Interna da CPU

Para compreendermos a organização da CPU temos de considerar as suas funções básicas:

Buscar Instruções (Fetch Instrutions): a CPU tem de ler as instruções a partir da memória

Interpretar Instruções: as instruções têm de ser decodificadas por forma a determinar a ação a executar

Buscar dados (Fetch Data): a execução de uma instrução pode necessitar a leitura de dados da memória ou do módulo de entradas e saídas (I/O)

Processar dados: a execução de uma instrução pode implicar operações lógicas ou aritméticas nos dados

Escrever dados: os resultados de uma execução podem implicar escrever dados na

memória ou num módulo de E/S

### 000

### Organização Interna da CPU

- Tendo em conta estas operações, o computador tem de ter um lugar onde guardar os dados
- É necessário saber qual o endereço físico da última instrução para que ele próprio consiga executar a próxima
- É necessário que o computador guarde temporariamente os dados enquanto é executada uma instrução. Em outras palavras é necessário que a CPU tenha uma pequena memória interna
- Além dos registradores internos do processador, onde serão alocadas as instruções e os dados de memória temporariamente, a CPU é constituída por uma Unidade Lógica Aritmética e uma Unidade de Controle

Gisele SCraveiro EACH – USP OCD – Organização de Computadores Digitais - 2006

### 000

### Organização Interna da CPU

- A ALU (Unidade Lógica Aritmética) processa e calcula os dados
- A Unidade de controle, controla o fluxo de dados e as instruções enviadas e recebidas da CPU e controla também as operações da ALU

6

- USP OCD – Organização de Computadores Digitals - 2006



- Organização Interna da CPU
- o Vejam-se as grandes semelhanças entre as partes constituintes da CPU e a estrutura dos computadores
- o Computador= CPU, I/O, Memória
- o CPU= Unidade de controle, ALU, registradores

### Organização Interna da CPU

- o A ALU e todos os registradores da CPU estão interligados através de um
- o As portas e os sinais de controle servem para mover os dados de e para o bus em cada registrador
- o Sinais de controle adicionais controlam a transferência de e para o bus do sistema e operações da ALU
- o Quando estiverem envolvidas operações na ALU, é necessário envolver mais
- o Quando um operação envolvendo dois operandos for executada, um pode ser obtido do bus interno, mas o outro tem de ser obtido de uma outra

### Estrutura e funções da CPU

- o A CPU tem de ter algum espaço para trabalhar (arm. temporário)
- o Este espaço e' constituido por registradores
- o O numero e funções dos registradores varia de processador para processador
- o Constitui uma das maiores decisões de projeto de um processador
- o Constitui o topo da hierarquia da memória

### Organização dos registradores

- Os registradores agrupam-se em dois grandes grupos:
- o Registradores visíveis ao usuário
- o Registradores de controle de estado.
- o Os registradores visíveis ao usuário permitem ao programador minimizar as referências à memória principal e podem ser caraterizados nas seguintes categorias:
  - o registradores de Uso Geral
  - registradores de Dados
  - registradores de Endereço
- Códigos de condição

### Registradores visíveis ao usuário

- registradores de Uso Geral -podem ser atribuídos a uma variedade de funções pelo programador, normalmente podem conter operandos para
- registradores de Dados -só podem ser utilizados para guardar dados e não podem ser utilizados em operações de cálculo de endereços
- registradores de Endereço -podem ser de uso geral ou podem estar vocacionados para um modo de endereçamento particular (ex Stack
- o Códigos de condição -também chamados de flags, geralmente agrupados dependendo da última operação lógica ou aritmética

### o o o O Exemplo de Códigos de Condição

- o Conjunto de bits individuais
  - o Ex. o resultado da ultima operação foi zero
- o Podem ser lidos (implicitamente) por programas
  - o ex. Salta se zero
- o Não pode (usualmente) ser estabelecido por programas

### Organização dos registradores

- Os registradores de controle de Estado são utilizados pela unidade de controle para controlar a operação da CPU e por programas privilegiados (sistema operacional) para controlar a execução de outros programas
- o Como exemplos destes registradores temos os quatro registradores essenciais à execução de instruções:
  - Program Counter (PC) -contém o endereço de uma posição de memória
  - o Instrution Register (IR) -contém a instrução buscada mais recentemente
  - Memory Access Register (MAR) -contém o endereço de uma posição de memória
  - Memory Buffer Register (MBR) -contém uma palavra de dados a ser escrita em memória ou a palavra lida mais recentemente

### Estrutura e funções da CPU

- o Fazem parte dos registradores internos da CPU:
  - O MAR (Memory Address Register) que especifica o endereço de memória para a próxima leitura e escrita
  - o O MBR (Memory Buffer Register) que contém os dados que vão ser escritos na memória ou então que detém os dados lidos da memória
- o Do mesmo modo, os registradores I/O AR e o I/O BR especificam o módulo de entradas e saídas usado para a troca de dados entre o módulo de entradas e saídas da CPU

### Organização dos registradores

- o Todos as CPU(s) incluem um registrador ou conjunto de registradores normalmente chamado Program Status Word (PSW) que contem informação de estado:
  - o sign -contém o sinal da última operação aritmética
  - o zero -ativo quando o resultado é zero
  - o carry -ativo se uma comparação lógica for verdadeira
  - o verflow -indica overflow aritmético
  - o interrupt enable/disable -liga e desliga as interrupções
- 16 supervisor -indica se a CPU está executando em modo privilegiado

### Organização Interna da CPU

- O AC (acumulator) poderia ser usado para o efeito mas iria limitar a flexibilidade do sistema e não iria funcionar com a CPU na situação em que está operarando com vários registradores
- o A ALU é um circuito combinacional sem capacidade de memória. Assim, quando os sinais de controle ativam as funções da ALU, os inputs da ALU são transferidos em output
- o Por esta razão, o output não pode ser ligado diretamente ao Bus porque senão entraria em feedback com o input

- o Para isto utilizaremos um registrador (Z) que arquivarátemporariamente o
- o Com a utilização destes novos registradores, uma operaçãopara adicionar um valor ao AC desde memóriacompreenderia os seguintes passos:
- o A1: MAR <-IR (Address)
- o A2: MBR <-Memory
- A3; Y <-MBR</li>
- o A4: Z <-(AC) + Y
- Além da utilização destes registradores, são possíveisoutras organizações





Ciclo de Instrução

Um ciclo de instrução inclui os seguintes subciclos:

Busca -lê a próxima instrução da memória para a CPU

Execução -interpreta o opcode e executa a respetiva operação

Interrupção -se as interrupções estiverem ativas, e no caso de haver um interrupção, a informação é salvada no estado em que se encontra







# Ciclo de Busca Durante um ciclo de Busca, uma instrução é lida da memória O PC contem o endereço da próxima instrução a serbuscada Este endereço é copiado para o MAR e colocado no bus de endereços A unidade de controle faz um pedido de leitura dememória e o resultado é: Colocado no bus de dados Copiado para o MBR Movido para o IR



# Ciclo Indireto A Busca de um endereço indireto introduz um novo subciclo de instrução que executa os acessos à memória suplementares Nesta situação a principal linha de atividade consiste na alternância entre atividades de busca de instruçãos e atividades de instrução e execuções Depois de uma instrução ser buscada, é examinada com o intuito de se determinar se ocorreu algum endereçamento indireto Em caso afirmativo, os operandos são buscados usando o endereçamento indireto Logo depois e antes da busca da próxima instrução é verificado o

estado das interrupções



# Ciclo Indireto Uma vez acabado o ciclo de busca, a unidade de controle examina o conteúdo do IR para determinar se este contem um operando de endereçamento indireto Neste caso é realizado um ciclo indireto Os n bits mais significativos do MBR que contêm o endereço de referência, são transferidos para o MAR A unidade de controle faz uma leitura à memória para obter o endereço desejado do operando para o MBR Os ciclos indiretos podem envolver transferência de dados entre os registradores, leitura ou escrita em memória ou I/O e/ou 23 23 26 200 - Operações de Compusado de Compusado de Datos. 2004





# O O O O O Organização de Computadores Digitais

Capítulo 11 - Estrutura e Função da CPU

## o o o Tópicos

- o Estrutura da CPU
- Registradores
- o Ciclo de Instruções
- o Fluxo de Dados



# 0 0 0 Arquitetura de Microprocessadores

- Virtualmente quase todos os computadores contemporâneos são baseados na Arquitetura de Von Neumman e são baseados em 3 conceitos:
  - Os dados e as instruções são armazenados numa memória de leitura/escrita
  - O conteúdo desta memória é endereçado por localização sem preocupação com o tipo de dados
  - A execução ocorre de uma forma sequencial (a não ser que explicitamente modificada) de uma instrução para outra
- A CPU é quem vai exercer o controle entre os vários registradores da memória e calcular as operações tendo em conta os vários sinais de controle



## Organização Interna da CPU

Para compreendermos a organização da CPU temos de considerar as suas funções básicas:

- Buscar Instruções (Fetch Instrutions): a CPU tem de ler as instruções a partir da memória
- Interpretar Instruções: as instruções têm de ser decodificadas por forma a determinar a ação a executar
- Buscar dados (Fetch Data): a execução de uma instrução pode necessitar a leitura de dados da memória ou do módulo de entradas e saídas (I/O)
- o Processar dados: a execução de uma instrução pode implicar operações lógicas ou aritméticas nos dados
- Escrever dados: os resultados de uma execução podem implicar escrever dados na
   memória ou num módulo de E/S
   Gisele SCraveiro EACH USP
   OCD Organização de Computadores Digitais 2006

0 0 0

- Tendo em conta estas operações, o computador tem de ter um lugar onde guardar os dados
- É necessário saber qual o endereço físico da última instrução para que ele próprio consiga executar a próxima
- É necessário que o computador guarde temporariamente os dados enquanto é
  executada uma instrução. Em outras palavras é necessário que a CPU tenha
  uma pequena memória interna
- Além dos registradores internos do processador, onde serão alocadas as instruções e os dados de memória temporariamente, a CPU é constituída por uma Unidade Lógica Aritmética e uma Unidade de Controle

0 0 0

- A ALU (Unidade Lógica Aritmética) processa e calcula os dados
- A Unidade de controle, controla o fluxo de dados e as instruções enviadas e recebidas da
   CPU e controla também as operações da ALU

# o o o O Organização Interna da CPU





- Vejam-se as grandes semelhanças entre as partes constituintes da CPU e a estrutura dos computadores
- Computador= CPU, I/O, Memória
- o CPU= Unidade de controle, ALU, registradores

- A ÅLU e todos os registradores da CPU estão interligados através de um bus interno
- As portas e os sinais de controle servem para mover os dados de e para o bus em cada registrador
- Sinais de controle adicionais controlam a transferência de e para o bus do sistema e operações da ALU
- Quando estiverem envolvidas operações na ALU, é necessário envolver mais registradores
- Quando um operação envolvendo dois operandos for executada, um pode ser obtido do bus interno, mas o outro tem de ser obtido de uma outra
   .



### Estrutura e funções da CPU

- A CPU tem de ter algum espaço para trabalhar (arm. temporário)
- Este espaço e' constituido por registradores
- O numero e funções dos registradores varia de processador para processador
- Constitui uma das maiores decisões de projeto de um processador
- o Constitui o topo da hierarquia da memória

0 0 0

### Organização dos registradores

- Os registradores agrupam-se em dois grandes grupos:
  - Registradores visíveis ao usuário
  - o Registradores de controle de estado.
- Os registradores visíveis ao usuário permitem ao programador minimizar as referências à memória principal e podem ser caraterizados nas seguintes categorias:
  - registradores de Uso Geral
  - registradores de Dados
  - registradores de Endereço



### Registradores visíveis ao usuário

- o registradores de Uso Geral -podem ser atribuídos a uma variedade de funções pelo programador, normalmente podem conter operandos para qualquer código de operação
- o registradores de Dados -só podem ser utilizados para guardar dados e não podem ser utilizados em operações de cálculo de endereços
- registradores de Endereço -podem ser de uso geral ou podem estar vocacionados para um modo de endereçamento particular (ex Stack pointer)
- Códigos de condição -também chamados de flags, geralmente agrupados em um ou mais registradores que são alterados apenas pela CPU dependendo da última operação lógica ou aritmética



### Exemplo de Códigos de Condição

- o Conjunto de bits individuais
  - o Ex. o resultado da ultima operação foi zero
- Podem ser lidos (implicitamente) por programas
  - o ex. Salta se zero
- Não pode (usualmente) ser estabelecido por programas



## Organização dos registradores

- Os registradores de controle de Estado são utilizados pela unidade de controle para controlar a operação da CPU e por programas privilegiados (sistema operacional) para controlar a execução de outros programas
- Como exemplos destes registradores temos os quatro registradores essenciais à execução de instruções:
  - Program Counter (PC) -contém o endereço de uma posição de memória;
  - o Instrution Register (IR) -contém a instrução buscada mais recentemente
  - Memory Access Register (MAR) -contém o endereço de uma posição de memória
  - Memory Buffer Register (MBR) -contém uma palavra de dados a ser escrita em memória ou a palavra lida mais recentemente



### Estrutura e funções da CPU

- Fazem parte dos registradores internos da CPU:
  - O MAR (Memory Address Register) que especifica o endereço de memória para a próxima leitura e escrita
  - O MBR (Memory Buffer Register) que contém os dados que vão ser escritos na memória ou então que detém os dados lidos da memória
- Do mesmo modo, os registradores I/O AR e o I/O BR
   especificam o módulo de entradas e saídas usado para a troca

de dados entre o módulo de entradas e saídas da CPU



## Organização dos registradores

- Todos as CPU(s) incluem um registrador ou conjunto de registradores normalmente chamado Program Status Word (PSW) que contem informação de estado:
  - o sign -contém o sinal da última operação aritmética
  - zero -ativo quando o resultado é zero
  - o carry -ativo se uma comparação lógica for verdadeira
  - overflow -indica overflow aritmético
  - o interrupt enable/disable -liga e desliga as interrupções
  - supervisor -indica se a CPU está executando em modo privilegiado

0 0 0

- O AC (acumulator) poderia ser usado para o efeito mas iria limitar a flexibilidade do sistema e não iria funcionar com a CPU na situação em que está operarando com vários registradores
- A ALU é um circuito combinacional sem capacidade de memória. Assim, quando os sinais de controle ativam as funções da ALU, os inputs da ALU são transferidos em output
- Por esta razão, o output não pode ser ligado diretamente ao bus porque senão entraria em feedback com o input



- Para isto utilizaremos um registrador (Z) que arquivarátemporariamente o output
- Com a utilização destes novos registradores, uma operaçãopara adicionar um valor ao AC desde memóriacompreenderia os seguintes passos:
- A1: MAR <-IR (Address)</li>
- A2: MBR <-Memory</li>
- A3; Y <-MBR</li>
- o  $A4: Z \leftarrow (AC) + Y$
- o A5: AC <-Z
- Além da utilização destes registradores, são possíveisoutras organizações



### Organização dos registradores

- o Quantos registradores?
  - o Entre 8 e 32
  - Menos = mais referencias a memória
- o Tamanho dos registradores?
  - o Suficientemente grande para armazenar um endereço completo
  - Suficientemente grande para armazenar uma palavra
  - E' muitas vezes possível combinar dois registradores de dados
  - Programação em C
    - o int a;
    - long int a;

# o o o Exemplo de Organização de registradores

(b) 8086



| es                 |     |                        |    |
|--------------------|-----|------------------------|----|
| General Registers  |     | General Registers      |    |
| AX Accumulator     | EAX |                        | AX |
| BX Base            | EBX |                        | BX |
| CX Count           | ECX |                        | CX |
| DX Data            | EDX |                        | DX |
|                    |     |                        |    |
| Pointer & Index    | ESP |                        | SP |
| SP Stack Pointer   | EBP |                        | BP |
| BP Base Pointer    | ESI |                        | SI |
| SI Source Index    | EDI |                        | Di |
| DI Dest Index      |     |                        |    |
|                    |     | Program Status         |    |
| Segment            |     | FLAGS Register         |    |
| CS Code            |     | Instruction Pointer    |    |
| DS Data            |     |                        |    |
| SS Stack           |     |                        |    |
| ES Extra           |     | (c) 80386 - Pentium II |    |
| Program Status     |     |                        |    |
| Instr Ptr<br>Flags |     |                        |    |



## o o o Ciclo de Instrução

Um ciclo de instrução inclui os seguintes subciclos:

- Busca -lê a próxima instrução da memória para a CPU
- Execução -interpreta o opcode e executa a respetiva operação
- Interrupção -se as interrupções estiverem ativas, e no caso de haver um interrupção, a informação é salvada no estado em que se encontra

### 0 0 0

### Ciclo de Instrução



## 0 0 0 Ciclo de Instrução





## o o o o Fluxo de Dados

- A sequência exata do eventos durante um ciclo de instrução depende do projeto da CPU
- Após o ciclo de Busca a unidade de controle examina o conteúdo de IR e, se este tiver um operando em endereçamento indireto, executa um ciclo indireto
- Analogamente o ciclo de interrupção tem um comportamento simples e previsível

## o o o Ciclo de Busca

- Durante um ciclo de Busca, uma instrução é lida da memória
- O PC contem o endereço da próxima instrução a serbuscada 0
- Este endereço é copiado para o MAR e colocado no bus de endereços
- A unidade de controle faz um pedido de leitura dememória e o resultado é:
  - Colocado no bus de dados
  - Copiado para o MBR
  - Movido para o IR
- Entretanto o PC é incrementado, preparando-se o próximo ciclo

## o o o Ciclo de Busca





- Ciclo Indireto

  A Busca de um endereço indireto introduz um novo subciclo de instrução que executa os acessos à memória suplementares
  - Nesta situação a principal linha de atividade consiste na alternância entre atividades de busca de instruções e atividades de instrução e execuções
  - Depois de uma instrução ser buscada, é examinada com o intuito de se determinar se ocorreu algum endereçamento indireto
  - Em caso afirmativo, os operandos são buscados usando o endereçamento indireto
  - Logo depois e antes da busca da próxima instrução é verificado o estado das interrupções

0 0 0

### Ciclo Indireto





## O O O Ciclo Indireto

- Uma vez acabado o ciclo de busca, a unidade de controle examina o conteúdo do IR para determinar se este contem um operando de endereçamento indireto
- Neste caso é realizado um ciclo indireto
- Os n bits mais significativos do MBR que contêm o endereço de referência, são transferidos para o MAR
- A unidade de controle faz uma leitura à memória para obter o endereço desejado do operando para o MBR
- Os ciclos indiretos podem envolver transferência de dados entre os registradores, leitura ou escrita em memória ou I/O e/ou



## o o o Ciclo de Interrupção

- Tanto os ciclos de Busca como os ciclos indiretos são simples e 0 previsíveis
- No caso dos ciclos de interrupção, sendo estes também simples e 0 previsíveis, o valor do PC é salvo após a interrupção
- O valor do PC é transferido para o MBR e escrito em memória 0
- O local reservado em memória para este efeito é carregado no MAR 0 a partir da unidade de controle
- O PC é carregado com o endereço da rotina de interrupção, como resultado, o próximo ciclo de instrução irá começar na instrução apropriada

# o o o Ciclo de Interrupção

